بهبود عملکرد حلقه قفل فاز تمام دیجیتال با تاکید بر کاهش مصرف توان
پایان نامه
- وزارت علوم، تحقیقات و فناوری - دانشگاه شاهد - دانشکده مهندسی برق و الکترونیک
- نویسنده معصومه سوری
- استاد راهنما محمدباقر غزنوی قوشچی
- سال انتشار 1392
چکیده
حلقه های قفل شده فاز تمام دیجیتال یکی از مباحث مهم در دنیای امروز الکترونیک هستند. حلقه قفل فازهای (pll ) که به وسیله روشهای آنالوگ طراحی می شدند نسبت به تغییرات دما و ولتاژ و پروسس حساس بودند. این امر موجب سختی طراحی و نیازمندی به طراحی مجدد در تکنولوژی های جدید می شود. این در حالی است که با استفاده از حلقه های قفل فاز تمام دیجیتال این مشکلات برطرف میشوند. حلقه های قفل فاز تمام دیجیتال (adpll ) در مدارهای منطقی و شامل پردازشگر برای تولید پالس ساعت و بازیابی داده ها به کار میروند. همچنین به سرعت در حال جایگیری در فرستنده و گیرنده ها به جای حلقه قفل فاز آنالوگ هستند. این مدارات مانند مدارهای الکترونیکی دارای چالش های خاصی هستند مانند مصرف توان، رزولوشن، خطسانی و پایداری نسبت به تغییرات ولتاژ، دما، پروسس نوسان ساز کنترل شده با سیگنال دیجیتالی، مساحت سیلیکن مصرفی، زمان قفل. اخیرا طراحی گیرنده های چند استاندارده بسیار مورد توجه قرار گرفته اند. نوسان سازهای آنالوگی که در این گیرنده ها به کار رفته است به شکل دو بانده می باشد. از آنجایی که نوسان ساز کنترل شده با سیگنال دیجیتالی دارای برتری های زیادی است ما در این پایان نامه نوسان-سازهایی ارائه خواهیم داد که آنها را نوسان ساز کنترل شده با سیگنال دیجیتالی دوبانده ( dual band dco) و نوسان ساز کنترل شده با سیگنال دیجیتالی عریض تر(wide band dco ) نامیده ایم. در مد dual band نوسان ساز پیشنهادی در دو باند مجزا کار می کند و در مد wide band نوسان ساز در باند پیوسته بزرگتری کار می کند به بیان دیگر دراین مد شکاف (gap) بین باندهای فرکانسی که در مد dual band وجود دارد، برابر با صفر می گردد. طراحی های انجام شده به کاربر اجازه می دهد که نوسان ساز به طور مستقیم یا به کمک مضاربی از فرکانس دو باند متفاوت فرکانسی استاندارد را پوشش دهد. در این حالت برای کار در فرکانس بالا مصرف توان بیشتری استفاده می شود و در مدی که فرکانس پایین لازم باشد، مصرف توان کمتری در مدار داشته باشیم.
منابع مشابه
بهبود توان مصرفی و زمان قفل در حلقه های قفل شونده فاز تمام دیجیتال
امروزه گرایش روز افزونی به تحقق سیستم های کنترلی و ارتباطی در حوزه های دیجیتال وجود دارد. علاوه بر مزایای کلی سیستم های دیجیتال، استفاده از نمونه دیجیتالی حلقه قفل شونده فاز باعث رفع پاره ای از مشکلات مربوط به حلقه قفل شونده فاز آنالوگ می شود. یک حلقه قفل شونده فاز نوعی، ورودی مرجع را می گیرد و عملیات کنترل فیدبک را انجام می دهد تا سیگنال خروجی را به صورت هم فاز با سیگنال ورودی تنظیم کند. در ح...
طراحی حلقه قفل فاز تمام دیجیتال کم مصرف
حلقه های قفل فاز تمام دیجیتال یکی از مباحث جدید در دنیای امروز الکترونیک است. این مدارها که در واقع معادل دیجیتال حلقه های قفل فاز رایج هستند، با استفاده از تفکر منطقی، پالس ساعت مرجع را با پالس ساعت خروجی هم فاز و هم فرکانس می کنند، که این مسئله با توجه به روند روزافزون جایگزینی مدارهای دیجیتال با مدارهای آنالوگ قابل درک است. امروزه با توجه به مزایای بارز و متعدد طراحی دیجیتال نسبت به آنالوگ، ...
15 صفحه اولطراحی یک حلقه ی قفل فاز تمام دیجیتال کم مصرف با محدوده ی فرکانسی گسترده
یکی از چالش برانگیزترین و حساس ترین بلوک ها در بین انواع مختلف بلوک های سازنده ی یک فرستنده-گیرنده، بلوک سنتزکننده ی فرکانس می باشد. این بلوک به صورت عمده مبتنی بر ساختار حلقه های قفل فاز پیاده سازی می شوند. از این رو به دلیل داشتن مشخصات بهتر مدارات دیجیتال نسبت به آنالوگ از جمله سرعت بالا، مصرف توان و مساحت کم، پیاده سازی این سیستم ها در حوزه ی دیجیتال از اهمیت زیادی برخوردار است. در این پ...
15 صفحه اولحلقه های قفل شونده در فاز تمام دیجیتال
مدار های pll با نقش دنبال کننده فرکانس یک بلوک مهم در فرستنده-گیرنده ها هستند و در مدار های مجتمع با نقش تولید کلاک محلی، کلاک مناسب را برای بلوک های ترتیبی ارائه می دهند. یک pll باید توان پایینی مصرف کند، در عین حال نویز فاز بسیار پایینی داشته باشد و در مقابل نویز تغذیه و نویز محیط، پایدار باشد. طراحی pll های آنالوگ در مدار مجتمع cmos مشکل است. از اینرو adpll ها با مزیت های زیادی که نسبت به pl...
• اسیلاتور کنترل شونده ی دیجیتالی با محدوده ی فرکانسی گسترده برای حلقه های قفل فاز تمام دیجیتال
در این مقاله یک اسیلاتور کنترل شوندهی دیجیتال برای حلقه های قفل فاز تمام دیجیتال پیشنهاد شده است. اسیلاتور کنترل شونده ی دیجیتال پیشنهادی براساس استفاده از یک مدولاتور دلتا سیگما به عنوان مبدل دیجیتال به آنالوگ می باشد. با استفاده از مبدل دیجیتال به آنالوگ دلتا سیگما می توان به دقت بالای فرکانسی (18 بیت) برای کنترل اسیلاتور کنترل شونده دیجیتالی دست یافت. خروجی مبدل دیجیتال به آنالوگ دلتا سیگما ...
متن کاملطراحی PLL دو حلقه ای مبتنی بر آشکارسازی فاز پنجرهای با سرعت قفل بالا، توان مصرفی و اسپور مرجع پایین
In this paper, a dual loop PLL with short locking time, low power consumption and low reference spur is presented. The output frequency and reference frequency of the designed circuit are 3.2 GHz and 50 MHz, respectively, aimed to WiMAX applications. In the proposed circuit in locked state, some parts of the circuit could be powered off, to reduce overall power consumption. Phase detection in t...
متن کاملمنابع من
با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید
ذخیره در منابع من قبلا به منابع من ذحیره شده{@ msg_add @}
نوع سند: پایان نامه
وزارت علوم، تحقیقات و فناوری - دانشگاه شاهد - دانشکده مهندسی برق و الکترونیک
میزبانی شده توسط پلتفرم ابری doprax.com
copyright © 2015-2023